时钟源通常是系统中最严重的EMI辐射源,如果接长线,其结果是长线就成了天线,这在很多应用中是不准许的,所有时钟源都必须尽量靠近相关器件,必要时用多个时钟源,不得以下可以采用多层PCB将时钟连线屏蔽(但这种方法只有在不得以下为之,而且成本未必低于多时钟(多层PCB的价格明显高于双面板),要过某些强制标准的产品尽量不要这么干).
有源晶振的输出一般是标准TTL规格,至于能驱动多少芯片要看这些芯片的特性.
印制电路板(PCB)是电子产品中电路元件和器件的支撑件.它提供电路元件和器件之间的电气连接.随着技术的飞速发展,PCB的密度越来越高.PCB设计的好坏对抗干扰能力影响很大.因此,在进行PCB设计时.必须遵守PCB设计的一般原则,并应符合抗干扰设计的要求.首先,要考虑PCB尺寸大小.PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰.在确定PCB尺寸后.再确定特殊元件的位置.最后,根据电路的功能单元,对电路的全部元器件进行布局.
石英晶体的选择和PCB板布局会对
VCXO晶振、CLK发生器的性能参数产生一定的影响.选择石英晶振,石英晶体振荡器时,除了频率、封装、精度和工作温度范围,在VCXO应用中还应注意等效串联电阻和负载电容.串联电阻导致晶体的功耗增大.阻值越低,振荡器越容易起振.
负载电容是晶体的一个重要参数,首先,它决定了
石英晶振晶体的谐振频率.一般晶体的标称频率指的是其并联指定负载电容后的谐振频率.应当指出,此处的标称频率是当CL等于指定负载电容时利用公式(1)计算出的值,但不是利用计算出的值.因此,VCXO的调谐范围与CL的值紧密相关.当负载电容值较小时,VCXO的调谐范围限制在上端;同样,电容值较大时,调谐范围将限制在下端.负载电容的适当取值取决于VCXO的特性.
CEOB2B晶振平台收集了海内外
石英晶振,
石英晶体振荡器品牌,各种型号封装尺寸齐全,并且提供晶振编码,晶振技术支持以及各品牌晶振编码对照列表.CEOB2B晶振平台只有你想不到的没有你找不到的.选型,设计,资料下载等,欢迎登入平台查看新闻动态了解更多晶振知识.